一种基于PXIe总线的高速数字I/O系统涉及信号与信息处理领。系统采用FPGA作为主控芯片实现对各外设芯片的接口控制,其特征在于:该系统包括PCIe接口模块、高速缓存模块、速率切换模块、电平切换模块、数据传输方式切换模块和配置模块六部分;本发明使用一种程控电源芯片配合约束文件全局重配置的方法实现数据电平在1.8V、2.5V、3.3V之间的动态切换,使用SERDES(串联/解串器)配合局部重配置的方法实现数据传输方式在32路并行传输和1路串行传输之间的动态切换。使用DCM(数字时钟管理模块)技术实现数据采集或输出速率从10Mbps至100Mbps之间的动态切换,在保证了高速数字I/O系统稳定传输的基础上实现了对不同应用环境下多任务要求的动态配置。
CN201510351154-基于PXIe总线的高速数字I_O系统-申请公开.pdf
服务热线(免长话费) 400-1088-466
工作时间:8:30--12:00 13:00-17:30